Nome da Atividade
CONCEPÇÃO DE CIRCUITOS INTEGRADOS
CÓDIGO
1110103
Carga Horária
68 horas
Tipo de Atividade
DISCIPLINA
Periodicidade
Semestral
Unidade responsável
CRÉDITOS
4
CARGA HORÁRIA TEÓRICA
4
CARGA HORÁRIA OBRIGATÓRIA
4
FREQUÊNCIA APROVAÇÃO
75%
NOTA MÉDIA APROVAÇÃO
7
Ementa
Atraso e desempenho de circuitos integrados digitais. Potência estática e dinâmica dos circuitos integrados digitais. Decisões de projeto de circuitos integrados digitais no nível de leiaute e implicações relativas ao consumo de área. Lógicas alternativas para implementação dos circuitos digitais. Métodos de estimativa para área, atraso e dissipação de potência.
Objetivos
Objetivo Geral:
Auxiliar o aluno na compreensão de métricas utilizadas para caracterizar circuitos integrados digitais, considerando seus dispositivos mais básicos. Deste modo, o aluno poderá analisar circuitos integrados em relação a atraso, potência dissipada e área.Conteúdo Programático
1. Fluxo de projeto de circuitos digitais (full-custom, standard-cell, etc).
2. Métodos para síntese e avaliação de circuitos digitais.
3. Bibliotecas de células/caracterização dos circuitos.
4. Famílias lógicas: CMOS, Pseudo-NMOS, DCVSL, PTL, etc.
5. Geração de redes de transistores.
6. Análise comparativa de redes de transistores.
7. Aplicações das diferentes famílias lógicas.
8. Medidas de atraso e desempenho.
9. Dissipação de potência estática e dinâmica.
10. Dimensionamento de transistores.
11. Métodos de estimativa para área, atraso e potência.
12. Projeto de leiaute de circuitos integrados. Impacto do leiaute do circuito em termos de área, atraso e potência.
2. Métodos para síntese e avaliação de circuitos digitais.
3. Bibliotecas de células/caracterização dos circuitos.
4. Famílias lógicas: CMOS, Pseudo-NMOS, DCVSL, PTL, etc.
5. Geração de redes de transistores.
6. Análise comparativa de redes de transistores.
7. Aplicações das diferentes famílias lógicas.
8. Medidas de atraso e desempenho.
9. Dissipação de potência estática e dinâmica.
10. Dimensionamento de transistores.
11. Métodos de estimativa para área, atraso e potência.
12. Projeto de leiaute de circuitos integrados. Impacto do leiaute do circuito em termos de área, atraso e potência.
Bibliografia
Bibliografia Básica:
- WESTE, Neil H. E., DAVID, Harris. CMOS VLSI design: a circuits and systems perspective. 3. ed. Boston: Pearson Addison Wesley, 2004. 967 p.
- RABAEY, Jan M., CHANDRAKASAN, Anantha, NIKOLIC, Borivoje. Digital integrated circuits : a design perspective. 2. ed. New Delhi: Prentice-Hall of India, 2003. 761 p.
- BAKER, R. Jacob. CMOS: circuit design, layout, and simulation. New York: IEEE, 1998. 902 p.
Bibliografia Complementar:
- UYEMURA, John P., CMOS Logic Circuit Design. Kluwer Academic Publishers, February, 1999.
- REIS, Ricardo A. da Luz. Concepção de Circuitos Integrados. 2a. Ed. Editora Sagra Luzzatto, 2002.
- GARCÍA ROZA, Antonio. Sistemas digitales : metodologias de diseño VLSI. Bogotá : CYTED:Uniandes,Universidade de los Andes. Facultad de Inginiería. Departamento de Ingeniería Eléctrica y Electrônica, 2003.
- REIS, Ricardo. VLSI : integrated systems and silicon. London : Champman & Hall, 1997.
- WANG, Laung-Terng. Electronic Design Automation: Synthesis, Verification, and Test. Editora Morgan Kaufmann, 2009.