Nome do Projeto
Métodos, Técnicas e Algoritmos Dedicados ao Projeto de Circuitos Integrados Digitais
Ênfase
PESQUISA
Data inicial - Data final
13/05/2019 - 30/09/2022
Unidade de Origem
Coordenador Atual
Área CNPq
Ciências Exatas e da Terra - Ciência da Computação
Resumo
Este projeto de pesquisa tem por foco a otimização de projetos de circuitos integrados digitais em termos de área de silício, desempenho e consumo de energia através do desenvolvimento de métodos, técnicas e algoritmos dedicados ao projeto de circuitos integrados que priorizem as etapas de geração de redes de transistores tanto no nível topológico (síntese lógica) quanto no nível de leiaute.
Objetivo Geral
Este projeto aborda a geração automática de células combinacionais para alimentar estratégias de mapeamento library-free, bem como permitir a geração de células otimizadas para a criação de bibliotecas utilizadas em mapeamento tecnológico.
Neste projeto pretende-se:
(i) investigar e desenvolver métodos e algoritmos capazes de gerar automaticamente redes de transistores para composição de portas lógicas eficientes;
(ii) investigar e propor estratégias e algoritmos de mapeamento tecnológico capazes de fazer uso das redes geradas;
(iii) e estudar e desenvolver métodos e algoritmos rápidos e eficientes de estimativas para os diversos custos de mapeamento, eliminando a necessidade de realizar custosos processos de caracterização (simulação elétrica) de células lógicas.
Em relação à geração automática e avaliação das células lógicas, tem-se por principal objetivo estudar e propor novos métodos de geração automática de redes de transistores, assim como métodos para estimar características elétricas e físicas das redes geradas.
Neste projeto pretende-se:
(i) investigar e desenvolver métodos e algoritmos capazes de gerar automaticamente redes de transistores para composição de portas lógicas eficientes;
(ii) investigar e propor estratégias e algoritmos de mapeamento tecnológico capazes de fazer uso das redes geradas;
(iii) e estudar e desenvolver métodos e algoritmos rápidos e eficientes de estimativas para os diversos custos de mapeamento, eliminando a necessidade de realizar custosos processos de caracterização (simulação elétrica) de células lógicas.
Em relação à geração automática e avaliação das células lógicas, tem-se por principal objetivo estudar e propor novos métodos de geração automática de redes de transistores, assim como métodos para estimar características elétricas e físicas das redes geradas.
Equipe do Projeto
Nome | CH Semanal | Data inicial | Data final |
---|---|---|---|
FELIPE DE SOUZA MARQUES | 4 | 13/05/2019 | 30/09/2022 |
GABRIEL SOARES DE SOARES | 20 | 01/08/2019 | 31/07/2020 |
GUILHERME DA SILVA XAVIER | 20 | 01/08/2019 | 31/07/2020 |
GUSTAVO HENRIQUE SMANIOTTO | 4 | 13/05/2019 | 30/09/2022 |
JOÃO JÚNIOR DA SILVA MACHADO | 4 | 13/05/2019 | 30/09/2022 |
JULIO CARLOS BALZANO DE MATTOS | 4 | 13/05/2019 | 30/09/2022 |
LAURA QUEVEDO JURGINA | 4 | 01/08/2020 | 30/09/2022 |
LAURA QUEVEDO JURGINA | 20 | 01/08/2019 | 31/07/2020 |
LUI GILL AQUINI | 20 | 01/04/2022 | 31/08/2022 |
MAICON SCHNEIDER CARDOSO | 4 | 13/05/2019 | 30/09/2022 |
RAFAEL BUDIM SCHVITTZ | 4 | 13/05/2019 | 30/09/2022 |
RAFAEL IANKOWSKI SOARES | 4 | 13/05/2019 | 30/09/2022 |
RENATO SOUZA DE SOUZA | 4 | 13/05/2019 | 30/09/2022 |
RÓGER DILLI AFONSO | 20 | 01/09/2020 | 31/08/2021 |
STÈPHANO MACHADO MOREIRA GONÇALVES | 4 | 13/05/2019 | 30/09/2022 |
THOMAS ALEX DA SILVA VIATROSKI | 20 | 01/09/2020 | 31/07/2021 |
VICTOR KUNDE BERGMANN | 20 | 01/08/2021 | 31/03/2022 |
VICTOR KUNDE BERGMANN | 20 | 01/08/2020 | 31/07/2021 |
VINICIUS VALDUGA DE ALMEIDA CAMARGO | 4 | 13/05/2019 | 30/09/2022 |
VINÍCIUS RENATO ROCHA GERALDO | 20 | 01/08/2019 | 31/07/2020 |
YURI BORGES SENA | 20 | 01/08/2020 | 31/08/2020 |
Fontes Financiadoras
Sigla / Nome | Valor | Administrador |
---|---|---|
FAPERGS (Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul) | R$ 25.800,00 | |
CAPES/PROAP | R$ 27.300,00 |